Classification of Mechanical Properties of Aluminum Foam by Machine Learning, Yoshihiko Hangai, Kenji Okada, Yuuki Tanaka, Tsutomu Matsuura, Kenji Amagai, Ryosuke Suzuki, Nobuaki Nakazawa, 2022年02月, Material transactions, 63, 2, 257, 260, 研究論文(学術雑誌)
Floating-Point Inverse Square Root Algorithm Based on Taylor-Series Expansion, Jianglin Wei; Anna Kuwana; Haruo Kobayashi; Kazuyoshi Kubo; Yuuki Tanaka, 2021年02月26日, IEEE Transactions on Circuits and Systems II: Express Briefs
On the pagenumber of trivalent Cayley graphs, Yuuki Tanaka, Yukio Shibata, 2006年01月, Discrete Applied Mathematics
On the pagenumber of the cube-connected cycles, Yuuki Tanaka, Yukio Shibata, 2010年03月, Mathematics in Computer Science
Efficient signed-digit-to-canonical-signed-digit recoding circuits, Tanaka, Yuuki, 2016年11月, MICROELECTRONICS JOURNAL, 57, 11, 21, 25, 研究論文(学術雑誌)
Residue Canonical Signed-Digit Representation Recoding Algorithms, Yunlei Zhang, Yuuki Tanaka, Shugang Wei, 2016年, Journal of Algorithms, Computer Network, and Security
An Advanced Implementation of Canonical Signed-Digit Recoding Circuit, Tanaka, Yuuki; Wei, Shugang, 2013年11月, Journal of Communication and Computer
Behavior-Monitoring System for Infants Napping During Midday, Y. Tanaka, N. Nakazawa, Y. Shiraishi, K. Motegi, H. Watari,, 2018年11月, Journal of Technology and Social Science, 2, 3, 51, 55
Another Implementation of Efficient Recoding Circuit for Signed Digit to Residue Canonical Signed Digit on Modulo 2n-1, Yuuki Tanaka, 2019年02月, Applied Mechanics and Materials , 888, 78, 82, 研究論文(学術雑誌)
Efficient squaring circuit using canonical signed-digit number representation, Tanaka Yuuki;Wei Shugang, 2014年, IEICE Electronics Express, IEICE Electronics Express, 11, 2, 20130955, 20130955
SD数演算を用いた剰余数系-重み数系変換アルゴリズム, 新井 聖哉;田中 勇樹;魏 書剛, 2012年01月, 電子情報通信学会技術研究報告. VLD, VLSI設計技術, 111, 397, 111, 116
Isomorphic factorization, the Kronecker product and the line digraph, Tanaka, Yuuki;Kawai, Hiroyuki;Shibata, Yukio, 2007年, INFORMATION PROCESSING LETTERS, INFORMATION PROCESSING LETTERS, 101, 2, 72, 77
SD数演算を用いた剰余数系-重み数系変換アルゴリズム (VLSI設計技術), 新井 聖哉;田中 勇樹;魏 書剛, 2012年01月, 電子情報通信学会技術研究報告 : 信学技報, Technical report of IEICE. VLD, 111, 397, 111, 116
最小SD数表現を用いた剰余演算とFIRフィルタ回路への応用, 陳 睿;田中 勇樹;魏 書剛, 2011年01月, 電子情報通信学会技術研究報告. VLD, VLSI設計技術, IEICE technical report, 110, 360, 75, 80
キューブ連結サイクルのスタックナンバーとキューナンバーについて, 田中 勇樹;柴田 幸夫, 2007年11月, 情報処理学会研究報告. AL, アルゴリズム研究会報告, IPSJ SIG Notes, 115, 49, 56
cycle-rooted tree を用いた複数情報の散布について, 入野 裕章;田中 勇樹;河合 博之;大澤 新吾;柴田 幸夫, 2007年05月, 情報処理学会研究報告. AL, アルゴリズム研究会報告, IPSJ SIG Notes, 112, 33, 40
2進一般化 de Bruijn グラフのフィードバック頂点集合, 田中 勇樹;山本 龍彦;河合 博之;柴田 幸夫, 2006年06月, 電子情報通信学会論文誌. A, 基礎・境界, The IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences (Japanese edition) A, 89, 6, 514, 522
A Minimum Feedback Vertex Set in the Trivalent Cayley Graph, TANAKA Yuuki;SHIBATA Yukio, 2006年05月, IEICE transactions on fundamentals of electronics, communications and computer sciences, IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences, 89, 5, 1269, 1274
キューブ連結サイクルの最小フィードバック頂点集合, 田中 勇樹;柴田 幸夫, 2005年12月, 電子情報通信学会論文誌. A, 基礎・境界, The IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences (Japanese edition) A, 88, 12, 1506, 1514
On the Stack Number and the Queue Number of the Bubble-Sort Graph, TANAKA Yuuki, 2016年, IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences, 99, 6, 1012, 1018
Twin Domination Problems in Round Digraphs, NAKAJIMA Tamaki;TANAKA Yuuki;ARAKI Toru, 2014年, IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences, IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences, 97, 6, 1192, 1199
A-3-14 2^n±1を法とする剰余数上でのSD-CSD変換回路(A-3.VLSI設計技術,一般セッション), 田中 勇樹;魏 書剛, 2015年08月, 電子情報通信学会基礎・境界ソサイエティ/NOLTAソサイエティ大会講演論文集, Proceedings of the IEICE Engineering Sciences Society/NOLTA Society Conference, 2015
Kautz ダイグラフの group action graph 表現, 田中 勇樹;柴田 幸夫, 2004年09月, 電子情報通信学会技術研究報告. COMP, コンピュテーション, IEICE technical report. Theoretical foundations of Computing, 104, 317, 49, 55
A Note on the k-degree Cayley Graph, Tanaka, Yuuki;Shibata, Yukio, 2009年, NETWORKS, NETWORKS, 54, 1, 20, 22
The Cayley digraph associated to the Kautz digraph, Tanaka, Yuuki;Shibata, Yukio, 2010年, ARS COMBINATORIA, ARS COMBINATORIA, 94, 321, 340
Bipancyclic properties of Cayley graphs generated by transpositions, Tanaka, Yuuki;Kikuchi, Yosuke;Araki, Toru;Shibata, Yukio, 2010年, DISCRETE MATHEMATICS, DISCRETE MATHEMATICS, 310, 4, 748, 754
Novel Binary Signed-Digit Addition Algorithm for FPGA Implementation, Tanaka, Yuuki;Suzuki, Yuuki;Wei, Shugang, 2020年, JOURNAL OF CIRCUITS SYSTEMS AND COMPUTERS, 29, 9, 研究論文(学術雑誌)
Dihedral butterfly digraph and its Cayley graph representation, ONISHI Haruaki;TANAKA Yuuki;SHIBATA Yukio, 2008年02月, IEICE transactions on fundamentals of electronics, communications and computer sciences, IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences, 91, 2, 613, 622
文字列のシフトにより得られるダイグラフについて (計算機科学基礎理論とその応用 研究集会報告集), 田中 勇樹;柴田 幸夫, 2005年04月, 数理解析研究所講究録, RIMS Kokyuroku, 1426, 189, 193
巡回群の wreath 積による Cayley グラフと de Bruijn 族のグラフについて, 田中 勇樹;柴田 幸夫, 2002年12月, 電子情報通信学会技術研究報告. COMP, コンピュテーション, IEICE technical report. Theoretical foundations of Computing, 102, 522, 29, 36
Trivalent Cayley グラフの本型埋め込みについて, 田中 勇樹;柴田 幸夫, 2003年11月, 電子情報通信学会技術研究報告. COMP, コンピュテーション, IEICE technical report. Theoretical foundations of Computing, 103, 468, 1, 8
互換集合から生成される Cayley グラフの bipancyclicity, 田中 勇樹;菊地 洋右;荒木 徹;柴田 幸夫, 2006年09月, 電子情報通信学会技術研究報告. COMP, コンピュテーション, IEICE technical report, 106, 258, 1, 8
家系木に基づく列挙アルゴリズムの並列化手法の提案と線形拡張の列挙アルゴリズムの実装, 田中 勇樹, 2014年03月, 電子情報通信学会論文誌. A, 基礎・境界, The Transactions of the Institute of Electronics, Information and Communication Engineers. A, 97, 3, 170, 177
Dihedral Butterfly とその Cayley グラフ表現, 大西 春章;田中 勇樹;柴田 幸夫, 2007年01月, 情報処理学会研究報告. AL, アルゴリズム研究会報告, IPSJ SIG Notes, 110, 39, 46, 研究論文(研究会,シンポジウム資料等)
SD数演算を用いたRSA暗号処理回路の設計と性能評価 (VLSI設計技術), 浅岡 隼一;田中 勇樹;魏 書剛, 2013年01月, 電子情報通信学会技術研究報告 : 信学技報, Technical report of IEICE. VLD, 112, 375, 45, 50
剰余SD数演算回路を用いた算術演算誤り検出 (VLSI設計技術), 根間 祐智;田中 勇樹;茂木 和弘;魏 書剛, 2015年01月, 電子情報通信学会技術研究報告 = IEICE technical report : 信学技報, Technical report of IEICE. VLD, 114, 426, 151, 156
Sleep-monitoring system for detecting infant behavior, Y. Tanaka, N. Nakazawa, Y. Shiraishi, K. Motegi, H. Watari,, 2019年09月, Journal of Technology and Social Science, 3, 1, 1, 6
条件付き採録をクリアするには-適切な回答書の書き方-, 田中勇樹, 2019年12月, 情報処理, 60, 12, 1220, 1226, 記事・総説・解説・論説等(学術雑誌)
保育士の日常業務負担軽減のためのICT活用, 田中勇樹;中沢信明;白石洋一;茂木和弘;渡利久規, 2019年, 実験力学, 19, 2, 147, 148, 記事・総説・解説・論説等(学術雑誌)
Dihedral butterfly digraph and its Cayley graph representation, Haruaki Onishi,Yuuki Tanaka,Yukio Shibata, 2008年02月, IEICE TRANSACTIONS ON FUNDAMENTALS OF ELECTRONICS COMMUNICATIONS AND COMPUTER SCIENCES, E91A, 2, 613, 622
A Note on the k-degree Cayley Graph, Yuuki Tanaka,Yukio Shibata, 2009年08月, NETWORKS, 54, 1, 20, 22
The Cayley digraph associated to the Kautz digraph, Yuuki Tanaka,Yukio Shibata, 2010年01月, ARS COMBINATORIA, 94, 94, 321, 340
Bipancyclic properties of Cayley graphs generated by transpositions, Yuuki Tanaka,Yosuke Kikuchi,Toru Araki,Yukio Shibata, 2010年02月, DISCRETE MATHEMATICS, 310, 4, 748, 754
Isomorphic factorization, the Kronecker product and the line digraph, Yuuki Tanaka,Hiroyuki Kawai,Yukio Shibata, 2007年01月, INFORMATION PROCESSING LETTERS, 101, 2, 72, 77
Efficient signed-digit-to-canonical-signed-digit recoding circuits, Yuuki Tanaka, 2016年11月, MICROELECTRONICS JOURNAL, 57, 21, 25
Twin Domination Problems in Round Digraphs, Tamaki Nakajima,Yuuki Tanaka,Toru Araki, 2014年06月, IEICE TRANSACTIONS ON FUNDAMENTALS OF ELECTRONICS COMMUNICATIONS AND COMPUTER SCIENCES, E97A, 6, 1192, 1199
Efficient squaring circuit using canonical signed-digit number representation, Yuuki Tanaka,Shugang Wei, 2014年, IEICE ELECTRONICS EXPRESS, 11, 2, 20130955
On the pagenumber of the cube-connected cycles, Yuuki Tanaka,Yukio Shibata, 2010年, Mathematics in Computer Science, 3, 1, 109, 117
On the Stack Number and the Queue Number of the Bubble-Sort Graph, Tanaka\, Yuuki, 2016年, IEICE TRANSACTIONS ON FUNDAMENTALS OF ELECTRONICS COMMUNICATIONS AND COMPUTER SCIENCES, E99A, 6, 1012, 1018
Residue Canonical Signed-Digit Representation Recoding Algorithms, Yunlei Zhang,Yuuki Tanaka,Shugang Wei, 2016年, Journal of Algorithms, Computer Network, and Security, 1, 1, 1-7.
An Advanced Implementation of Canonical Signed-Digit Recoding Circuit, Tanaka\, Yuuki,Wei\, Shugang, 2013年, Journal of Communication and Computer, 10, 11, 1396, 1402
キューブ連結サイクルの最小フィードバック頂点集合, 田中 勇樹,柴田 幸夫, 2005年, 電子情報通信学会論文誌, J88-A, 12, 1506, 1514
2進一般化de Bruijn グラフのフィードバック頂点集合, 田中 勇樹,山本 龍彦,川合 博之,柴田 幸夫, 2006年, 電子情報通信学会論文誌, J89-A, 6, 514, 522
家系木に基づく列挙アルゴリズム並列化手法の提案と線形拡張の列挙アルゴリズムの実装, 田中 勇樹, 2014年, 電子情報通信学会論文誌, J97, A(3), 170, 177
論文必勝法 パネル討論 査読のハードルをどう越えるか, 中山 泰一,島岡 政基,田中 勇樹,松島 裕康,渡辺 博芳, 情報処理学会 第81回全国大会, 2019年03月
On the pagenumber of the cube-connected cycles, 19th International Workshop on Combinatorial Algorithms, 2008年
On Hamiltonian cycles in the twofold butterfly digraph, 2nd. International Conference on Advanced Micro-device Engineering, 2010年
Broadcasting multiple messages using cycle-rooted trees, International Workshop on Parallel and Distributed Algorithms and Applications, 2009年
Some implementations of Canonical signed-digt recoding circuits, 5th International Conference on Advanced Micro-Device Engineering, 2013年
On the pagenumber of the product of graphs, 2011年
Efficient Implementations of Canonical Signed-Digit Recoding Algorithm, 2013年
Reduction of non-zero digits in the signed-digit number representation and application to the multiplication, 2012年
An efficient diminished-1 modulo 2^n+1 multiplier using signed-digit representation, IEEE TENCON 2015, 2015年
A study of experimentation of an infant's sleep condition monitoring system, International Conference on Mechanical, Electrical and Medical Intelligent System 2017, 2017年
Development of monitoring system for an infant's sleep condition, International Conference on Mechanical, Electrical and Medical Intelligent System 2017, 2017年
Another efficient Signed Digit to Residue Canoncal Signed Digit recoding circuit on modulo 2^n-1, 8th International Conference on Advanced Micro-Device Engineering, 2016年
二進数用マルチオペランド加算器のSD数乗算器への適用, 回路とシステムワークショップ, 2014年
SD数の非零桁数削減回路の改良, 回路とシステムワークショップ, 2013年
剰余SD数の非零桁数を削減する変換アルゴリズム, 回路とシステムワークショップ, 2012年
2^n±1を法とする剰余数上でのSD-CSD変換, 電子情報通信学会2015年ソサイエティ大会, 2015年
法2^n-1上の剰余CSD数表現と剰余SD数乗算への適用, 回路とシステムワークショップ, 2016年
Novel SD Addition Algorithm and Its FPGA Implementation, Yuuki Tanaka; Yuuki Suzuki; Shugang Wei, 9th International Conference on Advanced Micro-Device Engineering, 2018年